夏宇闻
- 国内最早推广VERILOG设计方法,有丰富工程实践经验,曾获得包括国家发明二等奖在内的多项国家级奖励,是业界公认的大师。 夏宇闻老师为VERILOG设计方法在中国的推广和应用做了大量工作,曾编写和翻译的著作有《Verilog 数字系统设计教程》、 《Verilog HDL 数字设计与综合》、《SystemVerilog 验证方法学》和《数字逻辑基础与Verilog设计》等, 为VERILOG设计方法在中国的推广和发展作出了卓越的贡献。
夏老师严谨负责,离休后仍贡献余热,担任北京至芯FPGA培训中心顾问。
李老师
- 资深IT专家,原地矿部CV计算机协会理事,曾任大型国企(深圳某计算机公司)副总工程师,中国第一个MIS(信息管理系统)的创始人之一,中国第一代彩色LED显示屏的主要研发者之一,国内最早的《九连环与格雷码》的科学技术史研究者, 担任过载波通信、视频处理、图像加速、密码学项目、LVDS项目,激光项目,LED显示屏项目等项目的课题负责人。具有的丰富的FPGA应用实践经验和理论成果,具有较强的教学能力。
至芯-李工
- 工学硕士、文学硕士,熟悉Altera的FPGA器件结构及其性能特点,熟悉FPGA的开发流程,熟练使用各种FPGA的综合、布局布线工具和仿真软件。 曾任职于中国航天时代电子公司研究院微系统技术研究室,长期从事武器装备/航天产品的研发、试制工作,具备矿业工作背景。
寇老师
- 从事FPGA开发12年,有着丰富的相关项目设计研发经验,应用实践能力突出,曾在国家军工单位成功参与战斗机无线通讯系统的研发与调试,并担任过部门管理,对图像处理、高速AD采集、以太网、PCIE等大数据处理有着独立的产品研发经验。
陈老师
- 7年FPGA项目开发经验,曾就职于知名跨国公司,在日本做FPGA开发工作三年,目前在国内上市公司任FPGA开发主管,主导多个大型项目开发与逻辑团队建设。有丰富的FPGA开发经验和项目管理经验,对产品的前期市场需求调研、立项、开发有丰富经验。
丰富的工程经验,熟悉SDRAM(DDR/DDR2/DDR3),SRAM,高速串化器,高速接口,PCI,PCI-E,千兆/万兆网络流处理,DVB TS流系统,视频处理系统,SDI嵌入式音频,消隐期字幕(CC/TT),FPGA仿真验证系统,数字电视前端系统等。有丰富的培训经验,在公司一直主持FPGA内部培训,进行FPGA开发管理和团队人员建设。
单羿老师
- 清华大学电子科学与技术专业博士,并在英国帝国理工学院联合培养。精通FPGA数字逻辑设计、Verilog代码优化,熟练掌握SoPC、Qsys和动态部分重配等工具的使用,对算法并行化剪裁、异构高性能计算有深入理解。曾供职于微软亚洲研究院、IBM中国研究院和爱立信中国研发集团等。作为技术骨干参与搜索引擎硬件化、实时高清立体视觉和异构云计算系统的设计。发表国际期刊与会议论文10余篇,并获得2012年IBM全球博士生奖学金,2010年AMD高校加速竞赛第二名等荣誉。
雷老师
- 北京至芯科技fpga工程师,在至芯科技和各大高校从事fpga技术教育。
杨老师
- 北京某高校通信工程专业毕业,多年fpga开发经验,现主攻方向为下一代通信系统的基于FPGA的数字信号处理技术。
至芯科技自研教材
|