![]() |
|
---|---|
课程简介: | 您将在这个为期 2 天的课程中学到 PCI 设计的技巧和窍门,其中提供了PCI 基本概念和架构的介绍,以及利用 Xilinx PCI 核进行设计的深入培训。 课程将重点阐述 PCI 如何进行处理,向您简单介绍 Xilinx PCI 解决方案。 您将了解到 Xilinx PCI 核的基础知识,包括 PCI 64/66 和 PCI 32。 您还将了解到创建 PCI 系统设计的设计理念和基本验证策略。 实验包括了采用 ModelSim 仿真器的基本处理分析,以及使用 ISE 6.3i 从核到验证的整个设计流程。 |
培训时长: | 两天 |
课程对象: | 不熟悉 FPGA 设计、需要了解 FPGA 设计周期和设计工具的数字设计者 |
必备条件: | VHDL 或 Verilog 语言的基本知识 |
获得技能: | 在 ISE 软件中创建一个新的项目浏览器(Project Navigator)项目 列出 ISE 软件中提供的设计流程目 在 ISE 软件中创建一个新的项目浏览器(Project Navigator)项目 访问和修改 Xilinx 综合技术(XST)综合选项 利用 PinAhead 分配引脚位置 利用 Xilinx 约束编辑器输入全局时钟约束 |
课程大纲: | 第一阶段 |
在 ISE 软件中创建一个新的项目浏览器(Project Navigator)项目 | |
第二阶段 | |
列出 ISE 软件中提供的设计流程目 | |
第三阶段 | |
在 ISE 软件中创建一个新的项目浏览器(Project Navigator)项目 | |
第四阶段 | |
访问和修改 Xilinx 综合技术(XST)综合选项 | |
第五阶段 | |
利用 PinAhead 分配引脚位置 | |
第六阶段 | |
利用 Xilinx 约束编辑器输入全局时钟约束 |