联系我们

  • E-mail:tr@zxopen.com
  • E-mail:canny@zxopen.com
  • 点击交谈! 点击交谈! 点击交谈!

赛灵思披露28nm超高端FPGA技术,与Altera有三大不同

FPGA供应商争抢技术制高点的战火也延烧到了只有少数业内大牌半导体供应商(如TI、英特尔和高通)才玩得起的28nm工艺节点,继2月初Altera率先宣布即将推出28nm FPGA之后不到一个月,赛灵思(Xilinx)也在全球公开披露了其正在开发中的28nm超高端FPGA技术,即采用HKMG(高介电层金属闸)高性能低功耗工艺降低了50%以上的总体功耗、采用可扩展的统一架构以降低客户开发及部署成本、以及采用创新的软件工具额外再降低20%的功耗。 与标准的高性能28nm工艺技术相比,HKMG高性能低功耗工艺技术可使得FPGA的静态功耗降低50%。此外,Xilinx还利用架构的创新(即选择更合适的晶体管和多栅极氧化层技术)降低动态功耗。这两大措施使得赛灵思可向客户交付业界功耗最低的FPGA,它比前代Spartan-6 FPGA器件的总功耗还减少了50%。与此同时,新一代开发工具通过创新的门时钟管理技术可将动态功耗降低20%。而对赛灵思业界领先的部分重配置技术的增强,将帮助设计人员进一步降低33%的系统成本。 而根据Altera,其28nm FPGA采用的三大创新技术是:嵌入式HardCopy模块、部分重新配置新方法以及嵌入式28Gbps收发器。优势是,可在不增加密度、功耗的前提下,显著将系统带宽提高至400G。也就是说,Altera只强调了Serdes性能的提高,其功耗并没有实现明显的降低。这说明Altera可能采用了标准的高性能28nm工艺技术。 Xilinx资深副总裁兼亚太区执行总裁汤立人表示:“高K工艺是未来必然的发展趋势。”不过,他不愿立即透露其即将推出的28nm FPGA中是否也将实现28Gbps的高速收发器,只表示2个月后的产品发布会将会披露更多的产品细节。但他强调指出:“我们在28nm FPGA中采用的已是第五代的部分重配置技术,而Altera仅是首次在其FPGA中实现该技术。” 和前代Virtex-6 产品相比,全新的28nm FPGA平台功耗降低了一半,而性能则可提高两倍。通过选择一个高性能低功耗的工艺技术,一个覆盖所有产品系列的、统一的、可扩展的架构,以及创新的工具,赛灵思将最大限度地发挥28纳米技术的价值,为客户提供具备ASIC级功能的FPGA,以满足其成本和功耗预算的需求。同时还能通过简单的设计移植和 IP再利用,大幅提升设计人员的生产力。 汤立人表示,为了解决未来高带宽有线接入应用带来的互联层面上的系统性能瓶颈问题,28nm超高端FPGA将提供业界最高性能的接口,以充分满足客户对高带宽芯片间、板间和设备间互联的需求。 他说,单个 28nm超高端FPGA可以实现1Tbps高端交换结构或400G OTN线路接入卡,而现有的FPGA容量和IO带宽必须增加2倍才能实现这一集成的解决方案。 目前,过高的ASIC设计和制造成本、快速演化的相关标准、缩减物料清单以及对软硬件可编程性的需求,与当前经济不景气且员工数量减少的状况相互交织,令当前的现实环境雪上加霜,迫使电子产品设计人员必须逐步把FPGA用作ASIC和ASSP的替代方案。赛灵思将上述各种趋势的互相交织,视为可编程技术势在必行的重要驱动因素。